view in publisher's site

High Speed Efficient Multiplier Design using Reversible Gates

Now- a-days, reversible logic is getting huge interest among the IC designer because it consumes less power. Reversible logic has been found in applications like Digital signal processing, DNA and quantum computing and high speed VLSI design. The implementation of reversible logic contains number of reversible logic gates. In this work, a multiplier is designed using HNG gate. An efficient high speed multiplier has been proposed using verilog coding and Cadence 180 nm technology is used for its implementation. Compared to the existing multiplier, the proposed multiplier consumes less power and comparatively less quantum cost. Hence, the proposed multiplier results in less power consumption without sacrificing the speed.

طراحی ضرب‌کننده با سرعت بالا با استفاده از گیت های قابل تعویض

امروزه، منطق قابل‌برگشت توجه زیادی را در میان طراحان IC به خود جلب کرده‌است زیرا توان کمتری مصرف می‌کند. منطق قابل‌بازگشت در کاربردهایی مانند پردازش سیگنال دیجیتال، محاسبات کوانتومی و طراحی VLSI سرعت بالا یافت شده‌است. پیاده‌سازی منطق برگشت‌پذیر شامل تعدادی گیت های منطقی قابل‌برگشت است. در این کار، ضرب‌کننده با استفاده از گیت HNG طراحی شده‌است. یک ضرب‌کننده با سرعت بالا با استفاده از کدگذاری verilog پیشنهاد شده‌است و تکنولوژی کادانس ۱۸۰ نانومتر برای پیاده‌سازی آن استفاده می‌شود. در مقایسه با ضرب‌کننده موجود، ضرب‌کننده پیشنهادی توان کم‌تر و هزینه کوانتومی نسبتا کمتری را مصرف می‌کند. بنابراین، ضرب‌کننده پیشنهادی منجر به مصرف توان کم‌تر بدون از دست دادن سرعت می‌شود.
ترجمه شده با

سفارش ترجمه مقاله و کتاب - شروع کنید

95/12/18 - با استفاده از افزونه دانلود فایرفاکس و کروم٬ چکیده مقالات به صورت خودکار تشخیص داده شده و دکمه دانلود فری‌پیپر در صفحه چکیده نمایش داده می شود.