view in publisher's site

A Capacitively Degenerated 100-dB Linear 20–150 MS/s Dynamic Amplifier

This paper presents a new dynamic residue amplifier topology for pipelined analog-to-digital converters. With an input signal of 100 mVpp,diff and 4× gain, it achieves -100-dB total harmonic distortion, the lowest ever reported for a dynamic amplifier. Compared to the state of the art, it exhibits 25 dB better linearity with twice the output swing and similar noise performance. The key to this performance is a new linearization technique based on capacitive degeneration, which exploits the exponential voltage-to-current relationship of MOSFET in weak inversion. The prototype amplifier is fabricated in a 28-nm CMOS process and dissipates only 87 μW at a clock speed of 43 MS/s, thereby improving the energy per cycle by 26× compared with that of state-of-the-art high-linearity amplifiers.

A degenerated ۱۰۰ - ۱۰۰ خطی خطی ۲۰ - ۱۵۰ MS / s دینامیک

این مقاله یک توپولوژی تقویت‌کننده dynamic جدید جدید را برای مبدل‌های آنالوگ به دیجیتال ارائه می‌کند. با یک سیگنال ورودی ۱۰۰ mVpp، diff و ۴ * بهره، آن با اعوجاج هارمونیکی کل ۱۰۰ دسیبل دست می‌یابد، که کم‌ترین مقدار برای یک تقویت‌کننده پویا گزارش شده‌است. در مقایسه با وضعیت هنر، آن ۲۵ دسیبل عملکرد بهتری را با دو برابر نوسان خروجی و عملکرد نویز مشابه نشان می‌دهد. کلید این عملکرد یک تکنیک خطی سازی جدید براساس تخریب خازنی است که از رابطه ولتاژ - به جریان - به جریان MOSFET در وارون سازی ضعیف بهره می‌برد. تقویت‌کننده نمونه در یک فرآیند CMOS ۲۸ نانومتری، ساخته می‌شود و تنها ۸۷ μW را در سرعت ساعت ۴۳ MS / s از بین می‌برد، در نتیجه انرژی را در هر سیکل تا ۲۶ مقایسه می‌کند، در مقایسه با تقویت‌کننده‌های سطح بالای - درجه - درجه - درجه - درجه - - خطی.

ترجمه شده با

Download PDF سفارش ترجمه این مقاله این مقاله را خودتان با کمک ترجمه کنید
سفارش ترجمه مقاله و کتاب - شروع کنید

95/12/18 - با استفاده از افزونه دانلود فایرفاکس و کروم٬ چکیده مقالات به صورت خودکار تشخیص داده شده و دکمه دانلود فری‌پیپر در صفحه چکیده نمایش داده می شود.